• 快速發布采購 管理采購信息

    3V單聲道聲帶編解碼器W681310

    時間:2019-8-6, 來源:互聯網, 文章類別:元器件知識庫

    1。一般說明
    W681310是一種通用的單通道PCM編解碼器,具有引腳可選擇的律或A律壓擴。該設備符合ITU G.712規范。它由一個+3V電源供電,提供20針SOG、SSOP和TSSOP封裝選項。執行的功能包括語音信號的數字化和重建,以及PCM系統所需的頻帶限制和平滑濾波器。W681310性能在工業溫度范圍-40℃到+85℃范圍內規定。
    W681310包括一個片上精密電壓基準和一個額外的功率放大器,能夠以不同方式驅動300Ω負載,最高可達3.544V峰間電壓水平。模擬部分完全差分,降低噪聲,提高電源抑制比。數據傳輸協議支持PCM應用的長幀和短幀同步通信,以及ISDN應用的IDL和GCI通信。W681310接受256 kHz到4.800 MHz之間的八個主時鐘速率,芯片內預定標器自動確定所需內部時鐘的分頻比。
    為了快速評估和原型制作,W681310DK開發工具包可用。

    2。特點單+3V電源(2.7V至5.25V)典型功耗為10 mW,斷電模式為0.5μW全差分模擬電路設計芯片內精度參考值為0.886 V,適用于600Ω下的-5 dBm TLP帶外部增益調整的推挽功率放大器W具有300∙負載能力8個主時鐘頻率為256 kHz至4.800 MHz引腳可選∙律和A律壓擴(符合ITU G.711)編解碼器A/D和D/A濾波符合ITU G.712工業溫度范圍(–40℃至+85C)封裝:20引腳SOG(SOP),SSOP和TSSOP提供無鉛包裝選項
    應用程序VOIP、語音網絡數字電話和通信系統無線語音設備PABX/SOHO系統本地環路卡SOHO路由器光纖抑制設備企業電話ISDN設備調制解調器/PC卡數字語音記錄器

    功能描述
    W681310是用于聲帶應用的單軌單通道PCM編解碼器。編解碼器符合ITU-T G.712建議的規范。編解碼器還包括一個完整的法律和法律公司。法律和法律公司的設計符合ITU-T G.711建議的規范。
    W681310的主要部件。該芯片由一個可處理長幀和短幀同步格式以及GCI和IDL格式的PCM接口組成。該芯片的預定標器提供內部時鐘信號,并將編解碼器采樣率與外部幀同步頻率同步。電源調節塊為數字和模擬部分提供內部電源,電壓基準塊為模擬信號處理提供精確的模擬接地電壓。主要的編解碼器框圖如第3節所示。
    傳輸路徑
    編解碼器的A到D路徑包含具有外部可配置增益設置的模擬輸入放大器該裝置具有輸入運算放大器,其輸出為編碼器部分的輸入。如果操作不需要輸入放大器,則可以關閉并繞過它。在這種情況下,可以將單端輸入信號應用于AO引腳或AI引腳。當輸入放大器斷電時,AO引腳變為高輸入阻抗。輸入放大器可以通過將AI+引腳連接到VDD或VSS來斷電。AO銷選擇為

    當輸入放大器斷電時,AO或AI-處的輸入信號需要參考模擬接地電壓VAG。
    輸入放大器的輸出通過一個3.4 kHz開關電容低通濾波器進行饋送,以防止由于8 kHz采樣導致輸入信號的混疊超過4 kHz。3.4 kHz低通濾波器的輸出由具有200 Hz截止頻率的高通濾波器過濾。根據G.712 ITU-T規范中的建議設計過濾器。從高通濾波器的輸出信號被數字化。該信號被轉換成壓縮的8位數字表示形式,可以是μ律格式,也可以是A律格式。μ-定律或a-定律格式可通過μ/a-定律插腳選擇。
    以外部幀同步fst提供的采樣率,將數字8位律或A律采樣送入PCM接口進行串行傳輸。
    接收路徑
    d-to-a路徑的8位數字輸入采樣被PCM接口串行移入并轉換為并行數據位。在幀同步FSR的每個周期中,并行數據位通過pin可選的μlaw或a-law擴展器輸入,并轉換為模擬樣本。膨脹模式由/a-律銷選擇,根據ITU-T G.712規范,模擬樣品通過具有3.4 kHz截止頻率的低通平滑濾波器進行過濾。SIN(x)/x補償與低通平滑濾波器集成。該濾波器的輸出被緩沖以提供接收輸出信號ro-。RO-輸出可以外部連接到PAI引腳,以在PAO+和PAO-引腳處提供具有高驅動能力的差分輸出。通過使用外部電阻(參見第11節中的示例),可以實現該輸出放大器的各種增益設置。如果發射功率放大器不在使用中,可以通過將PAI連接到VDD來關閉它。
    電源管理
    模擬和數字電源
    W681310的模擬和數字部分的電源必須為2.7V至5.25V。此電源電壓連接到VDD插腳。需要通過0.1μF陶瓷電容器將VDD引腳與接地分離。
    模擬地面參考旁路
    該系統具有內部精密電壓基準,產生VDD/2中間電源模擬接地電壓。該電壓需要通過0.1μf陶瓷電容器在Vref引腳處與Vss解耦。
    模擬地面參考電壓輸出
    模擬接地參考電壓可用于VAG引腳的外部參考。該電壓需要通過0.01μF陶瓷電容器去耦至Vss。模擬接地參考電壓由VREF引腳上的電壓產生,也用于內部信號處理。
    脈碼調制接口
    PCM接口由插腳BCLKR、FSR、BCLKT和FST控制。輸入數據通過PCMR管腳接收,輸出數據通過PCMT管腳傳輸。

    長幀同步
    長幀同步或短幀同步接口模式可通過將BCLKR或BCLKT引腳連接到64 kHz至4.800 MHz時鐘,并將FSR或FST引腳連接到8 kHz幀同步來選擇。該設備在幀同步信號的正邊緣同步PCM接口的數據字和編解碼器采樣率。當fst管腳在bclkt管腳處連續兩個位時鐘下降邊緣保持高位時,它識別出一個長幀同步。幀同步脈沖的長度可以隨幀的不同而變化,只要幀的正同步邊每隔125μs發生一次。在長幀同步模式下的數據傳輸過程中,當幀同步信號fst高或傳輸8位數據字時,傳輸數據針pcmt將變為低阻抗。當傳輸數據時幀同步信號fst變低或當一半LSB被傳輸時,傳輸數據pin pcmt將變為高阻抗。內部決策邏輯將根據前一幀同步脈沖確定下一幀同步是長幀同步還是短幀同步。為了避免總線碰撞,在每次斷電狀態后,PCMT引腳將在兩個幀同步周期內具有高阻抗。在接口計時部分可以找到更詳細的計時信息。
    短幀同步
    W681310在短幀同步模式下工作,當插腳fst處的幀同步信號高達BCLKT插腳位時鐘的一個且只有一個下降沿時。在位時鐘的后續上升沿上,W681310開始計時PCMT引腳上的數據,這也將從高阻抗狀態變為低阻抗狀態。數據傳輸插腳PCMT將回到LSB中間的高阻抗狀態。W681310的短幀同步操作基于8位數據字。當接收到PCMR管腳上的數據時,數據在與幀同步信號一致的下降沿之后的第一個下降沿上打卡。內部決策邏輯將根據前一幀同步脈沖確定下一幀同步是長幀同步還是短幀同步。為了避免總線碰撞,在每次斷電狀態后,PCMT引腳將在兩個幀同步周期內具有高阻抗。在接口計時部分可以找到更詳細的計時信息。
    通用電路接口(GCI)
    當BCLKR引腳連接到VSS兩個或多個幀同步周期時,將選擇GCI接口模式。它可以在ISDN應用中用作2b+d定時接口。GCI接口由4個引腳組成:FSC(FST)、DCL(BCLKT)、DOUT(PCMT)和DIN(PCMR)。FSR引腳選擇通道B1或B2進行發送和接收。數據轉換發生在數據時鐘DCL的正邊緣。幀同步正邊與數據時鐘DCLK的正邊對齊。數據速率是位時鐘速度的一半。通道b1和b2連續傳輸。因此,通道b1在DCL的前16個時鐘周期上傳輸,b2在DCL的第2個16個時鐘周期上傳輸。有關更多定時信息,請參閱“定時”部分。GCI接口支持256 kHz至3088 kHz的數據速率為512 kHz至6176 kHz的位時鐘。
    芯片間數字鏈路(IDL)
    當BCLKR引腳連接到VDD兩個或多個幀同步周期時,將選擇IDL接口模式。它可以在ISDN應用中用作2b+d定時接口。IDL接口由4個引腳組成:IDL SYNC(FST)、IDL CLK(BCLKT)、IDL TX(PCMT)和IDL RX(PCMR)。FSR引腳選擇通道B1或B2進行發送和接收。通道b1的數據在IDL同步脈沖后傳輸到IDL CLK的第一個正邊緣。IDL同步脈沖是一個IDL CLK周期長。通道B2的數據在IDL同步脈沖后傳輸到IDL CLK的第十一個正邊緣。在IDL同步脈沖之后,在IDL CLK的第一個負邊緣接收通道B1的數據。在IDL同步脈沖后,在IDL CLK的第11負邊緣接收通道B2的數據。當不用于數據傳輸時,以及在未使用信道的時隙中,傳輸信號針IDL TX將變為高阻抗。有關更多定時信息,請參閱“定時”部分。
    系統定時
    系統可以在256 kHz、512 kHz、1536 kHz、1544 kHz、2048 kHz、2560 kHz、4096 kHz和4800 kHz主時鐘頻率下工作。系統時鐘通過主時鐘輸入MCLK提供,如果需要,可以從位時鐘派生。內部預定標器用于為內部編解碼器生成固定的256 kHz和8 kHz采樣時鐘。預定標器測量主時鐘頻率和幀同步頻率,并相應地設置分割比。如果在MCLK和BCLK引腳時鐘信號仍然存在的情況下,幀同步在整個幀同步期間處于低水平,則W681310將進入低功耗待機模式。另一種關閉電源的方法是將PUI引腳設置為低。當系統需要再次通電時,需要將PUI引腳設置為高,并且需要存在幀同步脈沖。在引腳PCMT變為低阻抗之前,需要兩個幀同步周期。

    技術文章分類
    相關技術文章
    狠狠干狠狠